• Beranda
  • Website Perpustakaan
  • Panduan
  • Area Anggota
  • Pilih Bahasa :
    Bahasa Arab Bahasa Bengal Bahasa Brazil Portugis Bahasa Inggris Bahasa Spanyol Bahasa Jerman Bahasa Indonesia Bahasa Jepang Bahasa Melayu Bahasa Persia Bahasa Rusia Bahasa Thailand Bahasa Turki Bahasa Urdu

Pencarian berdasarkan :

SEMUA Pengarang Subjek ISBN/ISSN Pencarian Spesifik

Pencarian terakhir:

{{tmpObj[k].text}}
Penanda Bagikan

TA DIGITAL

Rancang Bangun Kapasitor Bank 1 Fasa Untuk Perbaikan Faktor Daya Dengan Kapasitas 2820 VAr Menggunakan Sistem Monitoring Berbasis PLC dan SCADA = Design of A 1 Phase Capacitor Bank for Power Factor Improvement with A Capacity of 2820 VAr Using A PLC and SCADA Based Monitoring System

Adi Wibowo - Nama Orang; Anisa Salma Nabila - Nama Orang; Nataliano Kevin Adithya W. - Nama Orang; Riestian Rakha Rokhmad - Nama Orang; Eriko Arvin Karuniawan - Nama Orang; Triyono - Nama Orang;

Adi Wibowo, Anisa Salma Nabila, Nataliano Kevin Andithya Wibowo, Riestian Rakha Rokhmad, “Rancang Bangun Kapasitor Bank 1 Fasa untuk Perbaikan Faktor Daya dengan Kapasitas 2.820 VAr dengan Monitoring Berbasis PLC dan SCADA”, Tugas Akhir D-III Jurusan Teknik Elektro Politeknik Negeri Semarang, di bawah bimbingan Bapak Eriko Arvin Karuniawan, S.ST., M.Eng. dan Bapak Triyono, S.T., M.Eng., Agustus 2025, 136 halaman. Kebutuhan energi listrik yang semakin meningkat seiring pertumbuhan industri dan kegiatan ekonomi menuntut sistem distribusi daya yang efisien dan andal. Salah satu permasalahan umum adalah rendahnya faktor daya akibat penggunaan beban induktif seperti motor dan transformator, yang menyebabkan rugi-rugi daya dan penurunan efisiensi sistem. Penelitian ini merancang dan membangun sistem kapasitor bank 1 fasa dengan kapasitas total 2.820 VAr, dilengkapi sistem monitoring dan kontrol otomatis berbasis PLC (Programmable Logic Controller) dan SCADA (Supervisory Control and Data Acquisition). Sistem menggunakan enam step kapasitor yang dikendalikan Solid State Relay (SSR) secara bertahap, berdasarkan parameter listrik yang dibaca sensor dan diproses PLC. Data arus, tegangan, dan faktor daya ditampilkan secara real-time melalui antarmuka SCADA. Hasil pengujian menunjukkan rata-rata faktor daya meningkat dari 0,648 menjadi 0,948 dengan efektivitas perbaikan sebesar 85,55%. Arus rata-rata menurun dari 5,97 A menjadi 3,53 A, serta efisiensi pengurangan rugi daya reaktif sebesar 79,1%. Respon waktu sistem mencapai faktor daya yang diinginkan berkisar antara 5–7 detik. Kata kunci: Kapasitor bank, faktor daya, PLC, SCADA, daya reaktif, efisiensi listrik.


Fulltext
  • Harap masuk untuk melihat lampiran
Informasi Detail
Judul Seri
-
No. Panggil
LT 014 2025
Penerbit
Semarang : Politeknik Negeri Semarang., 2025
Deskripsi Fisik
xvii; 103 hal.; ilus., 30 cm
Bahasa
Indonesia
ISBN/ISSN
-
Klasifikasi
NONE
Tipe Isi
text
Tipe Media
computer
Tipe Pembawa
online resource
Edisi
-
Subjek
PLC
Info Detail Spesifik
-
Pernyataan Tanggungjawab
ADI WIBOWO
Versi lain/terkait

Tidak tersedia versi lain

Komentar

Anda harus masuk sebelum memberikan komentar

  • Panduan
  • Area Anggota

Tentang Kami

Si-Repo adalah platform digital yang dikelola oleh UPA Perpustakaan Politeknik Negeri Semarang, menyimpan karya ilmiah seperti Tugas Akhir, Skripsi, dan Tesis dari sivitas akademika Polines, untuk mendukung kebutuhan akademik, penelitian, dan pengembangan.

Pengunjung Web

Hari ini : Minggu ini : Bulan ini : Total :

© 2025 — Perpustakaan Politeknik Negeri Semarang

Ditenagai oleh SLiMS
Pilih subjek yang menarik bagi Anda
  • Karya Umum
  • Filsafat
  • Agama
  • Ilmu-ilmu Sosial
  • Bahasa
  • Ilmu-ilmu Murni
  • Ilmu-ilmu Terapan
  • Kesenian, Hiburan, dan Olahraga
  • Kesusastraan
  • Geografi dan Sejarah
Icons made by Freepik from www.flaticon.com
Pencarian Spesifik
Kemana ingin Anda bagikan?